北京开源芯片研究院出席2024 RISC-V中国峰会

 

8月21日,2024年 RISC-V 中国峰会在杭开幕,会议采用“主会议 + 技术研讨会 + 展览展示 + 同期活动”的方式,汇聚了 RISC-V 国际基金会、100多家重点企业及研究机构,2000余名开源技术社区代表等,共同探讨 RISC-V 的最新进展与未来趋势。中国工程院院士、RISC-V 工委会战略委员会主任倪光南,RISC-V 国际基金会 CEO Calista Redmond,SiFive 联合创始人兼首席架构师 Krste Asanovic,RISC-V 国际基金会理事长戴路,RISC-V 工委会会长、知合计算 CEO 孟建熠,北京开源芯片研究院首席科学家包云岗谢涛等出席了此次峰会。

 

中国工程院院士、RISC-V 工委会战略委员会主任倪光南,中国工程院院士、浙江大学杭州国际科创中心领域首席科学家吴汉明先后发表致辞。倪光南院士在致辞中表示,开源已成为技术生态主流,RISC-V凭借开源、精简等优势,出货量激增,正迅速扩展至桌面计算、AI等领域,并号召全球开发者携手,共同推动RISC-V生态繁荣,为全球新兴产业创新及构建人类命运共同体贡献力量。吴汉明院士表示,过去RISC-V实现了从微控制器到高性能计算的广泛应用,在架构设计的简洁性和模块化方面取得了独特的进展成效,且随着人工智能的发展,RISC-V凭借强大的灵活性、扩展性为我们提供了一个重新思考、设计AI架构的机会。

 

倪光南院士现场致辞

 

吴汉明院士线上致辞

 

RISC-V 国际基金会CEO Calista Redmond 分享了《RISC-V opportunity, innovation, and collaboration igniting adoption》主旨报告,她讲到, “RISC-V开创了一个前所未有的未来。欢迎来到这个全新的创新时代,一个你们正在创造、正在共同合作的时代,一个为所有人开启发展伙伴、供应链和市场可能性的时代。”

 

RISC-V 国际基金会CEO Calista 进行主旨分享

 

北京开源芯片研究院(简称“开芯院”)作为本峰会的钻石赞助商,展示了最新的技术研发及生态建设成果,展示了“香山”和 OpenNOC 最新研发成果,推出了“万众一芯”开源验证平台(UnityChip Verfication),发布了“开芯云”RISC-V SoC 敏捷设计云平台,举办了第三届开源EDA论坛“一生一芯”助教大会香山开发者大会同期活动,向业界展示了一系列开源芯片成果。

 

此次峰会上,包云岗研究员邀请芯原微电子董事长兼总裁戴伟民、中国科学院软件所副所长武延军、知合计算 CEO 孟建熠、奕斯伟计算高级副总裁兼 CTO 何宁、进迭时空创始人兼总裁孙彦邦,以题为《如何让 RISC-V 企业赚钱?》展开圆桌讨论, 围绕 RISC-V 企业的商业模式及可持续发展等热点话题交流讨论,呼吁各界共同努力实现 RISC-V 商业上的成功。

 

包云岗研究员主持圆桌讨论

 

本届峰会联合主席谢涛教授与 VRULL CEO Philipp Tomsich 博士共同主持了题为《RISC-V in AI/ML: How can we harness open standards for Innovation and Performance in AI/ML?》的圆桌会议,与开芯院首席科学家包云岗、希姆计算 CEO 梅迪、清华大学教授何虎、北京开芯红科技有限公司 CEO 王雷、中国电子云安全运营部总经理毛昱一起围绕开源的价值、开源对于 RISC-V 与 AI 结合的帮助、企业在开源方面的权衡等话题深入讨论。包云岗研究员提到硬件设计可以参考开源软件的设计方法与理念,开源可以增强芯片开发中对于成本、时间、灵活度,为 AI 的解决方案提供了更多的机会。圆桌讨论中大家一致认为开源开放共享的理念很重要,可以有效减少产业界的重复投入,加速产业生态建设。

 

谢涛教授、Philipp教授共同主持圆桌讨论

 

包云岗研究员带来主旨报告《RISC-V 赋予技术创新与商业变革新机遇》。他表示,RISC-V赋予技术创新,开放的指令集、开源的设计实现、开源的工具和开放的流程等正在改变着芯片设计的方法,未来芯片中包含开源IP的比例将会不断提高,芯片设计方法的变革将会引领新一轮商业模式的创新,如Linux+RedHat模式等,有机会孕育出新的领军企业。

 

包云岗研究员进行主旨报告

 

开芯院总工程师王齐介绍 OpenNoC 最新研发进展,该系统基于 ARM AMBA 5 CHI 0050E.b 规范,基于 MESI(Modified, Exclusive, Shared, Invalid)协议确保缓存一致性,结合 Non-Inclusive 和 Non-Exclusive 的缓存策略,提供了更高的缓存灵活性和效率。

其架构独特之处在于其基于 Snoop Filter (SF) 的 LLC(Last Level Cache)设计。Snoop Filter 的大小可根据需求进行调整,典型值为上游缓存大小的一倍,从而在提高缓存一致性效率的同时,减少不必要的内存访问。最高支持 8×8 的 Mesh 网络,最高支持多达 128 个处理器RN(Request Node),并支持最多 16 路内存控制器。系统配置了 256 位数据通道,最高可支持 16 个 HN-F(Home Node),单个 HN-F 的 LLC 大小可配置为 0 至 32MB,满足大规模数据处理的需求。

 

开芯院总工程师王齐分享OpenNoC最新进展

 

开芯院研发总监赵华龙博士正发布了 “开芯云”RISC-V SoC敏捷设计云平台。“开芯云”围绕设计、验证、软件、调试构建了芯片设计的核心工具链,涵盖处理器IP生成工具、SoC芯片生成工具、UVM生成工具、波形调试工具、联合调试工具等,支持第三方工具集成,目前已面向全球学术界、产业界开放评估试用。

 

开芯院研发总监赵华龙公布“开芯云”项目

 

本次峰会上,开芯院共带来9篇报告及2场圆桌论坛,在香山session上带来6篇报告,香山开发者大会中进行了13场分享。

 

开芯院在主会场C10展位

 

开芯院在主会场C10展位

 

余子濠博士作《“一生一芯”计划——从零开始设计自己的 RISC-V 处理器芯片》主旨报告

 

中国科学院计算技术研究所工程师姚志成作《万众一芯:基于开源众包芯片验证的探索与实践》主题报告

 

香山开发者大会顺利举办

 

 
 

本次峰会,开芯院携“香山”高性能RISC-V处理器核、“万众一芯”开源验证平台、“温榆河”大规模片上互联网络IP、“开芯云”RISC-V SoC敏捷设计云平台亮相峰会现场,并携手算能、芯辰科技、进迭时空、深度数智、微核芯、中科驭数、中科海芯、兆易创新、澎峰科技等生态伙伴展示RISC-V最新产品,亮相峰会现场,引起广泛关注。

 

“香山”南湖开发板成功运行《云·原神》

 

“开芯云”RISC-V SoC敏捷设计云平台备受关注

 

 

 

 

 

 

创建时间:2024-08-23 15:48
查看更多 >